Shenzhen Mingjiada Electronics Co., Ltd. microcontrôleur STM32H7B0ZBT6 à alimentation au comptant d'origine basé sur le noyau RISC Arm® Cortex ® - M7 32 bits à haute performance, fréquence de fonctionnement allant jusqu'à 400 MHz.
Caractéristiques du produit
Inclut les dernières technologies brevetées de ST
Le noyau
Arm® Cortex®-M7 de 32 bits avec FPU à double précision et cache L1: 16 Kbytes de cache de données et 16 Kbytes de cache d'instructions,permettant un accès unique à une seule ligne de cache à partir d'un Flash intégré 128 bits; jusqu'à 280 MHz, MPU, 599 DMIPS/ 2,14 DMIPS/MHz (Dhrystone 2.1) et instruction DSP
La mémoire
128 Kbyte Flash plus 1 Kbyte OTP
~1,4 Mo de RAM: 192 Kbytes de RAM TCM (dont 64 Kbytes de RAM ITCM + 128 Kbytes de RAM DTCM pour les routines critiques), 1,18 Mo de SRAM utilisateur et 4 Kbytes de SRAM de domaine de sauvegarde
2 Interfaces mémoire Octo-SPI avec décryptage à la volée, multiplexage d'E/S, prise en charge des formats PSRAM/NOR en série, Super RAM/Flash et fonctionnement jusqu'à 140 MHz en mode SRD et 110 MHz en mode DTR.
Un contrôleur de mémoire externe flexible avec jusqu'à 32 bits de bus de données:
SRAM, PSRAM, NOR Flash, réglé jusqu'à 125 MHz en mode synchrone
SDRAM/LPSDR SDRAM
Flash NAND de 8/16 bits
Unité de calcul du CRC
Sécurité
ROP, PC-ROP, altération active, prise en charge de la mise à niveau du micrologiciel sécurisé, mode d'accès sécurisé
Inputs/sorties à usage général
Jusqu'à 138 ports d'entrée/sortie avec capacité d'interruption
Fréquence d'E/S rapide jusqu'à 133 MHz
Éléments d'entrée/sortie tolérants jusqu'à 164 V
Faible consommation d'énergie
Arrêt: aussi bas que 32 μA avec rétention totale de la RAM
En veille: 2,8 μA (SRAM de secours éteint, RTC/LSE allumé, PDR éteint)
VBAT: 0,8 μA avec RTC et LSE allumés
Gestion de l'horloge
L'oscillateur interne 64 MHz HSI, 48 MHz RC, 4 MHz CSI, 32 kHz LSI
L'oscillateur externe 4-50 MHz HSE, 32,768 kHz LSE
3 x PLL (1 pour l'horloge du système, 2 pour l'horloge centrale) avec mode fractionnaire
Réinitialisation et gestion de l'alimentation
2 domaines d'alimentation indépendants dotés d'une barrière d'horloge indépendante pour maximiser l'efficacité énergétique
Domaine de processeur (CD) pour le noyau Arm® Cortex® et ses périphériques, commutables indépendamment en mode veille
Mart Runtime Domain (SRD) pour la régulation de la réinitialisation et de l'horloge, la gestion de l'alimentation et certains périphériques
1.62 à 3,6 V de puissance d'application et d'E/S
POR, PDR, PVD et BOR
Appareil électrique USB dédié avec régulateur interne intégré de 3,3 V pour alimenter les PHY internes
Appareil électrique dédié à MMC
Régulateur de convertisseur de buck SMPS économe en énergie pour alimenter directement VCORE ou circuits externes
Régulateur intégré (LDO) avec sorties configurables et évolutives pour alimenter des circuits numériques
Étalonnage de la tension en mode course et arrêt
Régulateur de veille (~ 0,9 V)
Les modes à faible consommation: veille, arrêt et veille
Mode de fonctionnement VBAT à batterie avec capacité de charge
Pins de surveillance de l'état de l'alimentation du processeur et du domaine
Matrice d'interconnexion
5 contrôleurs DMA pour le déchargement du processeur
1 x contrôleur d'accès direct à la mémoire principale à usage général à grande vitesse (MDMA)
2 x DMA à double port avec FIFO et fonctions de routeur de demande
1x DMA de base avec fonction de routeur de demande
1x DMA de base dédiée à la DFSDM
jusqu'à 35 périphériques de communication
Interface 4x I2C FM+ (SMBus/PMBus)
5xUSART/5x UART (interface ISO7816, LIN, IrDA, contrôle du modem) et 1xLPUART
6 SPI, dont 4 SPI avec précision audio I2S multiplexée en plein duplex via un PLL audio interne ou une horloge externe, et 1 SPI/I2S de domaine LP (jusqu'à 125 MHz)
2 SAI (interface audio en série)
Interface SPDIFRX
Interface maîtresse d'entrée/sortie du protocole SWPMI à fil unique
Interface d'esclave MDIO
2 x interfaces SD/SDIO/MMC (jusqu'à 133 MHz)
2 x contrôleurs CAN: 2 avec CAN FD, 1 avec CAN déclenché par le temps (TT-CAN)
Interface OTG 1× USB (1HS/FS)
Le câble HDMI-CEC
Interface de caméra de 8 à 14 bits jusqu'à 80 MHz
Interface esclave d'entrée/sortie de données synchrone parallèle de 8/16 bits (PSSI)
11 périphériques analogiques
2 x ADC de résolution maximale de 16 bits (jusqu'à 24 canaux, jusqu'à 3,6 MSPS)
Un capteur de température analogique et un capteur de température numérique
1 DAC à un canal de 12 bits (domaine SRD) + 1 DAC à double canal de 12 bits
2 x comparateurs à très faible puissance
2 x amplificateurs opérationnels (8 MHz de bande passante)
2 filtres numériques pour modulateurs sigma-delta (DFSDM), 1 avec 8 canaux/8 filtres, 1 avec 2 canaux/1 filtre dans le domaine SRD
Graphiques
Contrôleur LCD-TFT, jusqu'à une résolution XGA
Accélérateur matériel graphique Chrom-ART (DMA2D) pour une charge de processeur réduite
Codec JPEG matériel
Pour les appareils de traitement des déchets, les caractéristiques suivantes sont utilisées:
Jusqu'à 19 chronomètres et 2 chiens de garde
Températeurs de 2 x 32 bits avec jusqu'à 4 compteurs IC/OC/PWM ou de pulsations et entrées d'encodeur à quadrature (incrémentielle) (jusqu'à 280 MHz)
2 chronomètres de commande avancée du moteur de 16 bits (jusqu'à 280 MHz)
Détecteurs de fréquences générales de 10 x 16 bits (jusqu'à 280 MHz)
Températeur de faible puissance 3×16 bits (jusqu'à 280 MHz)
2× Watchdog (Standalone et fenêtre)
1x le chronomètre SysSick
RTC avec précision sous seconde et calendrier matériel
Accélération du chiffrement
Mode de chaîne AES: 128, 192 ou 256 BCE, CBC, CTR, GCM, CCM
Le code de référence est le code de référence de l'établissement.
2x OTFDEC AES-128, mode CTR pour le chiffrement/déchiffrement de la mémoire Octo-SPI
1x 32 bits, NIST SP 800-90B conforme, générateur aléatoire vrai
Mode de débogage
Interface SWD et JTAG
4 Kbytes de tampon de trace intégré
Identifiant unique 96 bits
Page d'accueil de l'entreprise:Le présent règlement est obligatoire dans tous ses éléments.
Personne à contacter: Mr. Sales Manager
Téléphone: 86-13410018555
Télécopieur: 86-0755-83957753