Laisser un message
Nous vous rappellerons bientôt!
Votre message doit contenir entre 20 et 3 000 caractères!
Merci de consulter vos emails!
Plus d'informations facilitent une meilleure communication.
Soumis avec succès!
Nous vous rappellerons bientôt!
Laisser un message
Nous vous rappellerons bientôt!
Votre message doit contenir entre 20 et 3 000 caractères!
Merci de consulter vos emails!
—— Nishikawa, du Japon
—— Luis, des États-Unis
—— Richardg, d'Allemagne
—— Tim, de Malaisie
—— Vincent, de Russie
—— Nishikawa, du Japon
—— Sam, des États-Unis
—— Lina, d'Allemagne
Logique programmable IC de puissance faible de la haute performance A3P250-FGG256I de puce d'approvisionnement
Description de produit
Les dispositifs d'A3P250-FGG256I ont jusqu'à 1 million de portes de système, soutenues avec jusqu'à 144 kbits de véritable SRAM à double accès et jusqu'à 300 d'utilisateur I/Os.
Caractéristique
700 Mbps RDA, I/Os LVDS-capable (A3P250 et ci-dessus)
opération de la Mélangé-tension 1.5V, 1.8V, 2.5V, et 3.3V
Appui de tension d'alimentation électrique d'éventail par JESD8-B, permettant à I/Os de fonctionner à partir de 2.7V à 3.6V
Tensions- Banque-sélectionnables d'entrée-sortie vers 4 banques par puce
Normes assymétriques d'entrée-sortie : LVTTL, LVCMOS 3.3V/2.5V/1.8V/1.5V, 3.3V PCI/3.3V PCI-X, et LVCMOS 2.5V/5.0V ont entré
Normes différentielles d'entrée-sortie : LVPECL, LVDS, B-LVDS, et M-LVDS
L'entrée-sortie s'enregistre sur l'entrée, sortie, et permet des chemins
I/Os épargnant Chaud-permutable et froid
Soutenu seulement par les dispositifs A3P030.
Taux de groupe de sortie et force programmables d'entraînement
Pull-Up/-Down faible
Essai de balayage de frontière d'IEEE 1149,1 (JTAG)
Paquets Pin-compatibles à travers la famille de ProASIC 3