Réseau d'alimentation LAE5UM-25F-6BG381E Port de programmation de champ IC
Description du produit
LAE5UM-25F-6BG381E est optimisé pour fournir des fonctionnalités de haute performance telles qu'une architecture DSP améliorée, des SerDes à grande vitesse et des interfaces synchrones de source à grande vitesse dans un tissu FPGA économique.
Caractéristique
Densité logique plus élevée pour une intégration accrue du système
12K à 44K LUT
197 à 203 E/S programmables par l'utilisateur
SerDes intégré
270 Mb/s, jusqu'à 3,2 Gb/s, interface SerDes (ECP5UM Automotive)
Prend en charge eDP en RDR (1,62 Gb/s) et HDR (2,7 Gb/s)
Jusqu'à quatre canaux par appareil: PCI Express, Ethernet (1GbE, XAUI et SGMII) et CPRI
Architecture en tranches entièrement en cascade
12 à 160 tranches pour une multiplication et une accumulation performantes
Opérations ALU puissantes à 54 bits
Partage MAC par division temporelle
Arrondi et tronqué
Chaque tranche supporte
La moitié de 36 x 36, deux 18 x 18 ou quatre 9 x 9 multiplicateurs
Pour les modèles 18 x 36 MAC et 18 x 18 Multiply-Multiply-Accumulate
Opérations (MMAC)
Ressources de mémoire flexibles
Jusqu'à 1,944 Mb de mémoire vive sysMEMTM intégrée en bloc (EBR)
194k à 351k bits de RAM distribuée
sysCLOCK PLL et DLL analogiques
Quatre DLL et quatre PLL dans LAE5-45; deux DLL et deux PLL dans LAE5-25 et LAE5-12
Émetteur/sortie synchrone de source prédéfinie
Enregistrements DDR dans les cellules d'E/S
Fonctionnalité dédiée de nivellement lecture/écriture
Logique de transmission dédiée
Soutenir les normes synchrones
Le système d'exploitation doit être équipé d'un système d'exploitation de l'air.
Dispositifs ADC/DAC à grande vitesse
Personne à contacter: Mr. Sales Manager
Téléphone: 86-13410018555
Télécopieur: 86-0755-83957753